tridoracpu: trim down pins in constraints file
- remove unnecessary I/O pins - adjust top connections
This commit is contained in:
parent
2edd5679a1
commit
b2f581c862
3 changed files with 52 additions and 247 deletions
|
|
@ -50,7 +50,7 @@ $(SYNTHFILE): $(srcs)
|
||||||
$(YOSYS) -ql build/synth.log -p 'read -sv $(srcs); synth_gatemate -top $(TOP) -nomx8 -vlog $(SYNTHFILE)'
|
$(YOSYS) -ql build/synth.log -p 'read -sv $(srcs); synth_gatemate -top $(TOP) -nomx8 -vlog $(SYNTHFILE)'
|
||||||
|
|
||||||
$(BITSTREAM): $(SYNTHFILE)
|
$(BITSTREAM): $(SYNTHFILE)
|
||||||
$(PNR) -v -i $(SYNTHFILE) -o build/$(TOP) $(PNRFLAGS) >$@.log
|
$(PNR) -v -i $(SYNTHFILE) -o build/$(TOP) $(PNRFLAGS) | tee $@.log
|
||||||
|
|
||||||
prog: $(BITSTREAM)
|
prog: $(BITSTREAM)
|
||||||
$(OFL) $(OFLFLAGS) --bitstream $(BITSTREAM)
|
$(OFL) $(OFLFLAGS) --bitstream $(BITSTREAM)
|
||||||
|
|
|
||||||
|
|
@ -101,86 +101,10 @@
|
||||||
# Bank NA1
|
# Bank NA1
|
||||||
#========================================================================
|
#========================================================================
|
||||||
|
|
||||||
# Upper Row
|
|
||||||
# TOP LEFT PIN IS GND
|
|
||||||
Net "NA_B0" Loc = "IO_NA_B0";
|
|
||||||
Net "NA_B1" Loc = "IO_NA_B1";
|
|
||||||
Net "NA_B2" Loc = "IO_NA_B2";
|
|
||||||
Net "NA_B3" Loc = "IO_NA_B3"; # Bank_NA1
|
|
||||||
Net "NA_B4" Loc = "IO_NA_B4"; # ____________
|
|
||||||
Net "NA_B5" Loc = "IO_NA_B5"; # VDD_NA ------- | 1 2 | -------- GND
|
|
||||||
Net "NA_B6" Loc = "IO_NA_B6"; # NA_A0 ------- | 3 4 | -------- NA_B0
|
|
||||||
Net "NA_B7" Loc = "IO_NA_B7"; # NA_A1 ------- | 5 6 | -------- NA_B1
|
|
||||||
Net "NA_B8" Loc = "IO_NA_B8"; # NA_A2 ------- | 7 8 | -------- NA_B2
|
|
||||||
# ------------------------- # # NA_A3 ------- | 9 10 | -------- NA_B3
|
|
||||||
# Lower Row # NA_A4 ------- | 11 12 | -------- NA_B4
|
|
||||||
# BOTTOM LEFT PIN IS VDD # NA_A5 ------- | 13 14 | -------- NA_B5
|
|
||||||
Net "NA_A0" Loc = "IO_NA_A0"; # NA_A6 ------- | 15 16 | -------- NA_B6
|
|
||||||
Net "NA_A1" Loc = "IO_NA_A1"; # NA_A7 ------- | 17 18 | -------- NA_B7
|
|
||||||
Net "NA_A2" Loc = "IO_NA_A2"; # NA_A8 ------- | 19 20 | -------- NA_B8
|
|
||||||
Net "NA_A3" Loc = "IO_NA_A3"; # ____________
|
|
||||||
Net "NA_A4" Loc = "IO_NA_A4";
|
|
||||||
Net "NA_A5" Loc = "IO_NA_A5";
|
|
||||||
Net "NA_A6" Loc = "IO_NA_A6";
|
|
||||||
Net "NA_A7" Loc = "IO_NA_A7";
|
|
||||||
Net "NA_A8" Loc = "IO_NA_A8";
|
|
||||||
|
|
||||||
#========================================================================
|
|
||||||
# Bank NB1
|
|
||||||
#========================================================================
|
|
||||||
|
|
||||||
# Upper Row
|
|
||||||
# TOP LEFT PIN IS GND
|
|
||||||
Net "NB_B0" Loc = "IO_NB_B0";
|
|
||||||
Net "NB_B1" Loc = "IO_NB_B1";
|
|
||||||
Net "NB_B2" Loc = "IO_NB_B2";
|
|
||||||
Net "NB_B3" Loc = "IO_NB_B3"; # Bank_NB1
|
|
||||||
Net "NB_B4" Loc = "IO_NB_B4"; # ____________
|
|
||||||
Net "NB_B5" Loc = "IO_NB_B5"; # VDD_NA ------- | 1 2 | -------- GND
|
|
||||||
Net "NB_B6" Loc = "IO_NB_B6"; # NB_A0 ------- | 3 4 | -------- NB_B0
|
|
||||||
Net "NB_B7" Loc = "IO_NB_B7"; # NB_A1 ------- | 5 6 | -------- NB_B1
|
|
||||||
Net "NB_B8" Loc = "IO_NB_B8"; # NB_A2 ------- | 7 8 | -------- NB_B2
|
|
||||||
# --------------------------# # NB_A3 ------- | 9 10 | -------- NB_B3
|
|
||||||
# Lower Row # NB_A4 ------- | 11 12 | -------- NB_B4
|
|
||||||
# BOTTOM LEFT PIN IS VDD # NB_A5 ------- | 13 14 | -------- NB_B5
|
|
||||||
Net "NB_A0" Loc = "IO_NB_A0"; # NB_A6 ------- | 15 16 | -------- NB_B6
|
|
||||||
Net "NB_A1" Loc = "IO_NB_A1"; # NB_A7 ------- | 17 18 | -------- NB_B7
|
|
||||||
Net "NB_A2" Loc = "IO_NB_A2"; # NB_A8 ------- | 19 20 | -------- NB_B8
|
|
||||||
Net "NB_A3" Loc = "IO_NB_A3"; # ____________
|
|
||||||
Net "NB_A4" Loc = "IO_NB_A4";
|
|
||||||
Net "NB_A5" Loc = "IO_NB_A5";
|
|
||||||
Net "NB_A6" Loc = "IO_NB_A6";
|
|
||||||
Net "NB_A7" Loc = "IO_NB_A7";
|
|
||||||
Net "NB_A8" Loc = "IO_NB_A8";
|
|
||||||
|
|
||||||
#========================================================================
|
#========================================================================
|
||||||
# BANK_EB1
|
# BANK_EB1
|
||||||
#========================================================================
|
#========================================================================
|
||||||
|
|
||||||
# Upper Row
|
|
||||||
# TOP LEFT PIN IS GND
|
|
||||||
Net "EB_B0" Loc = "IO_EB_B0";
|
|
||||||
Net "EB_B1" Loc = "IO_EB_B1";
|
|
||||||
Net "EB_B2" Loc = "IO_EB_B2";
|
|
||||||
Net "EB_B3" Loc = "IO_EB_B3"; # Bank_EB1
|
|
||||||
Net "EB_B4" Loc = "IO_EB_B4"; # _____________
|
|
||||||
Net "EB_B5" Loc = "IO_EB_B5"; # VDD_NA ------- | 1 2 | -------- GND
|
|
||||||
Net "EB_B6" Loc = "IO_EB_B6"; # EB_A0 ------- | 3 4 | -------- EB_B0
|
|
||||||
Net "EB_B7" Loc = "IO_EB_B7"; # EB_A1 ------- | 5 6 | -------- EB_B1
|
|
||||||
Net "EB_B8" Loc = "IO_EB_B8"; # EB_A2 ------- | 7 8 | -------- EB_B2
|
|
||||||
# --------------------------# # EB_A3 ------- | 9 10 | -------- EB_B2
|
|
||||||
# Lower Row # EB_A4 ------- | 11 12 | -------- EB_B2
|
|
||||||
# BOTTOM LEFT PIN IS VDD # # EB_A5 ------- | 13 14 | -------- EB_B2
|
|
||||||
Net "EB_A0" Loc = "IO_EB_A0"; # EB_A6 ------- | 15 16 | -------- EB_B2
|
|
||||||
Net "EB_A1" Loc = "IO_EB_A1"; # EB_A7 ------- | 17 18 | -------- EB_B2
|
|
||||||
Net "EB_A2" Loc = "IO_EB_A2"; # EB_a8 ------- | 19 20 | -------- EB_B2
|
|
||||||
Net "EB_A3" Loc = "IO_EB_A3"; # _____________
|
|
||||||
Net "EB_A4" Loc = "IO_EB_A4";
|
|
||||||
Net "EB_A5" Loc = "IO_EB_A5";
|
|
||||||
Net "EB_A6" Loc = "IO_EB_A6";
|
|
||||||
Net "EB_A7" Loc = "IO_EB_A7";
|
|
||||||
Net "EB_A8" Loc = "IO_EB_A8";
|
|
||||||
|
|
||||||
#========================================================================
|
#========================================================================
|
||||||
# BANK_MISC1
|
# BANK_MISC1
|
||||||
#========================================================================
|
#========================================================================
|
||||||
|
|
@ -189,185 +113,67 @@ Net "EB_A8" Loc = "IO_EB_A8";
|
||||||
#========================================================================
|
#========================================================================
|
||||||
# Left Row
|
# Left Row
|
||||||
# TOP LEFT PIN IS 2.5V
|
# TOP LEFT PIN IS 2.5V
|
||||||
#Net "FPGA_SPI_FWD" Loc = "IO_WA_B5"
|
#Net "FPGA_RESET_IN" Loc = "RST_N";
|
||||||
Net "EA_A8" Loc = "IO_EA_A8";
|
#Net "rst_n" Loc = "IO_SB_B8";
|
||||||
Net "EA_B8" Loc = "IO_EA_B8";
|
|
||||||
Net "WB_A8" Loc = "IO_WB_A8";
|
|
||||||
Net "WB_B8" Loc = "IO_WB_B8";
|
|
||||||
Net "SB_B3" Loc = "IO_SB_B3";
|
|
||||||
Net "SB_B2" Loc = "IO_SB_B2";
|
|
||||||
Net "SB_A2" Loc = "IO_SB_A2";
|
|
||||||
Net "SB_B1" Loc = "IO_SB_B1";
|
|
||||||
Net "SB_A1" Loc = "IO_SB_A1";
|
|
||||||
Net "SB_B0" Loc = "IO_SB_B0"; # MISC1
|
|
||||||
Net "SB_A0" Loc = "IO_SB_A0"; # _____________
|
|
||||||
Net "FPGA_RESET_IN" Loc = "RST_N"; # 2.5V ----------| 1 2 | -------- 1.8V
|
|
||||||
# SECOND TO LAST PIN # FPGA_SPI_FWD - | 3 4 | -------- WC_B3
|
|
||||||
# IS NET-(BANK_MISC1-PAD31) # # EA_A8 -------- | 5 6 | -------- WC_A3
|
|
||||||
# BOTTOM LEFT PIN IS GND # # EA_B8 -------- | 7 8 | -------- WC_B2
|
|
||||||
# --------------------------# # WB_A8 -------- | 9 10 | -------- WC_A2
|
|
||||||
# Right Row # # WB_B8 -------- | 11 12 | -------- WC_B1
|
|
||||||
# TOP RIGHT PIN IN 1.8V # # SB_B3 -------- | 13 14 | -------- WC_A1
|
|
||||||
Net "WC_B3" Loc = "IO_WC_B3"; # SB_A3 -------- | 15 16 | -------- WC_B0
|
|
||||||
Net "WC_A3" Loc = "IO_WC_A3"; # SB_B2 -------- | 17 18 | -------- WC_A0
|
|
||||||
Net "WC_B2" Loc = "IO_WC_B2"; # SB_A2 -------- | 19 20 | -------- SER_CLK_N
|
|
||||||
Net "WC_A2" Loc = "IO_WC_A2"; # SB_B1 -------- | 21 22 | -------- SER_CLK_P
|
|
||||||
Net "WC_B1" Loc = "IO_WC_B1"; # SB_A1 -------- | 23 24 | -------- SER_TX_P
|
|
||||||
Net "WC_A1" Loc = "IO_WC_A1"; # SB_B0 -------- | 25 26 | -------- SER_TX_N
|
|
||||||
Net "WC_B0" Loc = "IO_WC_B0"; # SB_A0 -------- | 27 28 | -------- SER_RX_N
|
|
||||||
Net "WC_A0" Loc = "IO_WC_A0"; # FPGA_RESET_IN | 29 30 | -------- SER_TX_P
|
|
||||||
# CLK0 ----------| 31 32 | -------- CLK3
|
|
||||||
# GND ----------| 33 34 | -------- GND
|
|
||||||
## Serdes # _____________
|
|
||||||
# Note!: Take in mind that SerDes is not working when VDD_CORE = 0.9V(Low power mode) because VDDSER and VDDSER_PLL have got minimum working voltage 0.95V!
|
|
||||||
Net "SER_CLK_N" Loc = "IO_SER_CLK_N";
|
|
||||||
Net "SER_CLK_P" Loc = "IO_SER_CLK_P";
|
|
||||||
Net "SER_TX_P" Loc = "IO_SER_TX_P";
|
|
||||||
Net "SER_TX_N" Loc = "IO_SER_TX_N";
|
|
||||||
Net "SER_RX_N" Loc = "IO_SER_RX_N";
|
|
||||||
Net "SER_RX_P" Loc = "IO_SER_RX_P";
|
|
||||||
# SECOND TO LAST PIN IS NET-(BANK_MISC1-PAD32) #
|
|
||||||
# BOTTOM RIGHT PIN IS GND # #
|
|
||||||
|
|
||||||
#========================================================================
|
|
||||||
# GPIO
|
|
||||||
#========================================================================
|
|
||||||
# Mostly used for RP2040, change the names to better describe function
|
|
||||||
#========================================================================
|
|
||||||
|
|
||||||
Net "GPIO0" Loc = "IO_SA_A0";
|
|
||||||
Net "GPIO1" Loc = "IO_SA_B0";
|
|
||||||
Net "GPIO2" Loc = "IO_SA_A1";
|
|
||||||
Net "GPIO3" Loc = "IO_SA_B1";
|
|
||||||
Net "GPIO4" Loc = "IO_SA_A2";
|
|
||||||
Net "GPIO5" Loc = "IO_SA_B2";
|
|
||||||
Net "GPIO6" Loc = "IO_SA_A3";
|
|
||||||
Net "GPIO7" Loc = "IO_SA_B3";
|
|
||||||
Net "GPIO8" Loc = "IO_SA_A4";
|
|
||||||
Net "GPIO9" Loc = "IO_SA_B4";
|
|
||||||
Net "GPIO10" Loc = "IO_SA_A5";
|
|
||||||
Net "GPIO11" Loc = "IO_SA_B5";
|
|
||||||
Net "GPIO14" Loc = "IO_SA_A7";
|
|
||||||
Net "GPIO15" Loc = "IO_SA_B7";
|
|
||||||
Net "GPIO21" Loc = "IO_SB_B8"; # GPIN1
|
|
||||||
Net "GPIO26" Loc = "IO_SB_B4";
|
|
||||||
Net "GPIO27" Loc = "IO_SB_A4";
|
|
||||||
Net "GPIO28" Loc = "IO_SA_A8";
|
|
||||||
Net "GPIO29" Loc = "IO_SA_B8";
|
|
||||||
|
|
||||||
#========================================================================
|
|
||||||
# Generaly used IO Pins
|
|
||||||
#========================================================================
|
|
||||||
# LED, 4 Clocks for PLL
|
|
||||||
#========================================================================
|
|
||||||
|
|
||||||
Net "FPGA_LED" Loc = "IO_SB_B6"; # FPGA LED
|
|
||||||
Net "FPGA_BUT" Loc = "IO_SB_B7";
|
|
||||||
Net "CLK0" Loc = "IO_SB_A8"; # CLK0
|
|
||||||
Net "CLK3" Loc = "IO_SB_A5";
|
|
||||||
Net "GPIO24" Loc = "IO_SB_A6"; # CLK2
|
|
||||||
Net "GPIO23" Loc = "IO_SB_A7"; # CLK1
|
|
||||||
|
|
||||||
|
#Net "FPGA_LED" Loc = "IO_SB_B6"; # FPGA LED
|
||||||
|
Net "led0" Loc = "IO_SB_B6"; # FPGA LED
|
||||||
|
Net "rst_n" Loc = "IO_SB_B7";
|
||||||
|
#Net "CLK0" Loc = "IO_SB_A8"; # CLK0
|
||||||
|
Net "clk" Loc = "IO_SB_A8" | SCHMIDT_TRIGGER=true ; # CLK0
|
||||||
#========================================================================
|
#========================================================================
|
||||||
# UART Interface
|
# UART Interface
|
||||||
#========================================================================
|
#========================================================================
|
||||||
# There is a mistake on the schematic, these need to be flipped as below
|
# There is a mistake on the schematic, these need to be flipped as below
|
||||||
#========================================================================
|
#========================================================================
|
||||||
Net "DBG_UART_RX" Loc = "IO_SA_A6"; # GPIO12
|
#Net "DBG_UART_RX" Loc = "IO_SA_A6"; # GPIO12
|
||||||
Net "DBG_UART_TX" Loc = "IO_SA_B6"; # GPIO13
|
#Net "DBG_UART_TX" Loc = "IO_SA_B6"; # GPIO13
|
||||||
|
Net "uart_txd_in" Loc = "IO_SA_A6"; # GPIO12
|
||||||
#========================================================================
|
Net "uart_rxd_out" Loc = "IO_SA_B6"; # GPIO13
|
||||||
# JTAG Interface
|
|
||||||
#========================================================================
|
|
||||||
|
|
||||||
Net "JTAG_LED" Loc = "IO_SB_B5"; # GPIO25
|
|
||||||
Net "JTAG_TCK" Loc = "IO_WA_A5"; # GPIO18
|
|
||||||
Net "JTAG_TMS" Loc = "IO_WA_B4"; # GPIO19
|
|
||||||
Net "JTAG_TDI" Loc = "IO_WA_A4"; # GPIO16
|
|
||||||
Net "JTAG_TDO" Loc = "IO_WA_B3"; # GPIO17
|
|
||||||
|
|
||||||
#========================================================================
|
|
||||||
# SPI Configuration
|
|
||||||
#========================================================================
|
|
||||||
|
|
||||||
Net "FPGA_SPI_CLK" Loc = "IO_WA_B8";
|
|
||||||
Net "FPGA_SPI_CSN" Loc = "IO_WA_A8";
|
|
||||||
Net "FPGA_SPI_D0" Loc = "IO_WA_B7";
|
|
||||||
Net "FPGA_SPI_D1" Loc = "IO_WA_A7";
|
|
||||||
Net "FPGA_SPI_D2" Loc = "IO_WA_B6";
|
|
||||||
Net "FPGA_SPI_D3" Loc = "IO_WA_A6";
|
|
||||||
Net "FPGA_SPI_FWD" Loc = "IO_WA_B5";
|
|
||||||
|
|
||||||
#========================================================================
|
|
||||||
# PS2 Pin Configuration
|
|
||||||
#========================================================================
|
|
||||||
|
|
||||||
NET "PS2_CLK" Loc = "IO_WB_A0";
|
|
||||||
NET "PS2_DATA" Loc = "IO_WB_B0";
|
|
||||||
|
|
||||||
#========================================================================
|
#========================================================================
|
||||||
# VGA Configuration
|
# VGA Configuration
|
||||||
#========================================================================
|
#========================================================================
|
||||||
# TODO: Change the values to arrays maybe?
|
|
||||||
#========================================================================
|
|
||||||
|
|
||||||
Net "VGA_HSync" Loc = "IO_WB_A1";
|
Net "VGA_HS_O" Loc = "IO_WB_A1";
|
||||||
Net "VGA_VSync" Loc = "IO_WB_B1";
|
Net "VGA_VS_O" Loc = "IO_WB_B1";
|
||||||
Net "VGA_Red_3" Loc = "IO_WB_A2";
|
Net "VGA_R[3]" Loc = "IO_WB_A2";
|
||||||
Net "VGA_Red_2" Loc = "IO_WB_B2";
|
Net "VGA_R[2]" Loc = "IO_WB_B2";
|
||||||
Net "VGA_Red_1" Loc = "IO_WB_A3";
|
Net "VGA_R[1]" Loc = "IO_WB_A3";
|
||||||
Net "VGA_Red_0" Loc = "IO_WB_B3";
|
Net "VGA_R[0]" Loc = "IO_WB_B3";
|
||||||
Net "VGA_Green_3" Loc = "IO_WB_A4";
|
Net "VGA_G[3]" Loc = "IO_WB_A4";
|
||||||
Net "VGA_Green_2" Loc = "IO_WB_B4";
|
Net "VGA_G[2]" Loc = "IO_WB_B4";
|
||||||
Net "VGA_Green_1" Loc = "IO_WB_A5";
|
Net "VGA_G[1]" Loc = "IO_WB_A5";
|
||||||
Net "VGA_Green_0" Loc = "IO_WB_B5";
|
Net "VGA_G[0]" Loc = "IO_WB_B5";
|
||||||
Net "VGA_Blue_3" Loc = "IO_WB_A6";
|
Net "VGA_B[3]" Loc = "IO_WB_A6";
|
||||||
Net "VGA_Blue_2" Loc = "IO_WB_B6";
|
Net "VGA_B[2]" Loc = "IO_WB_B6";
|
||||||
Net "VGA_Blue_1" Loc = "IO_WB_A7";
|
Net "VGA_B[1]" Loc = "IO_WB_A7";
|
||||||
Net "VGA_Blue_0" Loc = "IO_WB_B7";
|
Net "VGA_B[0]" Loc = "IO_WB_B7";
|
||||||
|
|
||||||
#========================================================================
|
#========================================================================
|
||||||
## PSRAM Configuration
|
## PSRAM Configuration
|
||||||
#========================================================================
|
#========================================================================
|
||||||
|
|
||||||
Net "PSRAM_CS" Loc = "IO_WC_A4";
|
#Net "PSRAM_CS" Loc = "IO_WC_A4";
|
||||||
Net "PSRAM_SCLK" Loc = "IO_WC_B4";
|
#Net "PSRAM_SCLK" Loc = "IO_WC_B4";
|
||||||
Net "PSRAM_DATA0" Loc = "IO_WC_A5";
|
#Net "PSRAM_DATA[0]" Loc = "IO_WC_A5";
|
||||||
Net "PSRAM_DATA1" Loc = "IO_WC_B5";
|
#Net "PSRAM_DATA[1]" Loc = "IO_WC_B5";
|
||||||
Net "PSRAM_DATA2" Loc = "IO_WC_A6";
|
#Net "PSRAM_DATA[2]" Loc = "IO_WC_A6";
|
||||||
Net "PSRAM_DATA3" Loc = "IO_WC_B6";
|
#Net "PSRAM_DATA[3]" Loc = "IO_WC_B6";
|
||||||
Net "PSRAM_DATA4" Loc = "IO_WC_A7";
|
#Net "PSRAM_DATA[4]" Loc = "IO_WC_A7";
|
||||||
Net "PSRAM_DATA5" Loc = "IO_WC_B7";
|
#Net "PSRAM_DATA[5]" Loc = "IO_WC_B7";
|
||||||
Net "PSRAM_DATA6" Loc = "IO_WC_A8";
|
#Net "PSRAM_DATA[6]" Loc = "IO_WC_A8";
|
||||||
Net "PSRAM_DATA7" Loc = "IO_WC_B8";
|
#Net "PSRAM_DATA[7]" Loc = "IO_WC_B8";
|
||||||
|
|
||||||
|
|
||||||
#========================================================================
|
|
||||||
# UEXT
|
|
||||||
#========================================================================
|
|
||||||
# _______________
|
|
||||||
Net "UEXT_TXD" Loc = "IO_EA_A0"; # 3.3V ----- | 1 -- -- 2 | ----- GND
|
|
||||||
Net "UEXT_RXD" Loc = "IO_EA_B0"; # UEXT_TXD - | 3 -- -- 4 | -UEXT_RXD
|
|
||||||
Net "UEXT_SCL" Loc = "IO_EA_A1"; # UEXT_SCL - | 5 -- -- 6 | -UEXT_SDA
|
|
||||||
Net "UEXT_SDA" Loc = "IO_EA_B1"; # UEXT_MISCO | 7 -- -- 8 | -UEXT_MOSI
|
|
||||||
Net "UEXT_MISO" Loc = "IO_EA_A2"; # UEXT_SCK - | 9 -- --10 | -UEXT_CS
|
|
||||||
Net "UEXT_MOSI" Loc = "IO_EA_B2"; # _______________
|
|
||||||
Net "UEXT_SCK" Loc = "IO_EA_A3";
|
|
||||||
Net "UEXT_CS" Loc = "IO_EA_B3";
|
|
||||||
|
|
||||||
#========================================================================
|
#========================================================================
|
||||||
# PMOD
|
# PMOD
|
||||||
#========================================================================
|
#========================================================================
|
||||||
# ___________
|
# ___________
|
||||||
Net "PMOD_1" Loc = "IO_EA_A4"; # | 1 7 |
|
#Net "PMOD_1" Loc = "IO_EA_A4"; # | 1 7 |
|
||||||
Net "PMOD_7" Loc = "IO_EA_B4"; # | 2 8 |
|
#Net "PMOD_7" Loc = "IO_EA_B4"; # | 2 8 |
|
||||||
Net "PMOD_2" Loc = "IO_EA_A5"; # | 3 9 |
|
#Net "PMOD_2" Loc = "IO_EA_A5"; # | 3 9 |
|
||||||
Net "PMOD_8" Loc = "IO_EA_B5"; # | 4 10 |
|
#Net "PMOD_8" Loc = "IO_EA_B5"; # | 4 10 |
|
||||||
Net "PMOD_3" Loc = "IO_EA_A6"; # GND -| 5 11 | --- GND
|
#Net "PMOD_3" Loc = "IO_EA_A6"; # GND -| 5 11 | --- GND
|
||||||
Net "PMOD_9" Loc = "IO_EA_B6"; # 3-3V-| 6 12 | --- 3.3V
|
#Net "PMOD_9" Loc = "IO_EA_B6"; # 3-3V-| 6 12 | --- 3.3V
|
||||||
Net "PMOD_4" Loc = "IO_EA_B7"; # ___________
|
#Net "PMOD_4" Loc = "IO_EA_B7"; # ___________
|
||||||
Net "PMOD_10" Loc = "IO_EA_A7";
|
#Net "PMOD_10" Loc = "IO_EA_A7";
|
||||||
|
|
||||||
#========================================================================
|
|
||||||
# End of hardware constraints GateMateA1-EVB.ccf
|
|
||||||
#========================================================================
|
|
||||||
|
|
|
||||||
|
|
@ -6,11 +6,11 @@
|
||||||
//`define clkfreq 100000000
|
//`define clkfreq 100000000
|
||||||
//`define clock clk_1hz
|
//`define clock clk_1hz
|
||||||
`define ENABLE_VGAFB
|
`define ENABLE_VGAFB
|
||||||
`define ENABLE_MICROSD
|
//`define ENABLE_MICROSD
|
||||||
|
|
||||||
module top(
|
module top(
|
||||||
input wire clk,
|
input wire clk,
|
||||||
input wire rst,
|
input wire rst_n,
|
||||||
output wire led0,
|
output wire led0,
|
||||||
input wire uart_txd_in,
|
input wire uart_txd_in,
|
||||||
output wire uart_rxd_out
|
output wire uart_rxd_out
|
||||||
|
|
@ -34,7 +34,6 @@ module top(
|
||||||
input wire sd_cd
|
input wire sd_cd
|
||||||
`endif
|
`endif
|
||||||
);
|
);
|
||||||
|
|
||||||
reg [31:0] counter;
|
reg [31:0] counter;
|
||||||
|
|
||||||
localparam ADDR_WIDTH = 32, WIDTH = 32,
|
localparam ADDR_WIDTH = 32, WIDTH = 32,
|
||||||
|
|
@ -64,10 +63,10 @@ module top(
|
||||||
wire cpuclk, cpuclk_locked;
|
wire cpuclk, cpuclk_locked;
|
||||||
wire dram_refclk200;
|
wire dram_refclk200;
|
||||||
wire pixclk = cpuclk;
|
wire pixclk = cpuclk;
|
||||||
cpu_clkgen cpuclk_0(~rst, clk, cpuclk, cpuclk_locked);
|
cpu_clkgen cpuclk_0(~rst_n, clk, cpuclk, cpuclk_locked);
|
||||||
|
|
||||||
mem #(.ADDR_WIDTH(ADDR_WIDTH), .DATA_WIDTH(WIDTH)) mem0(
|
mem #(.ADDR_WIDTH(ADDR_WIDTH), .DATA_WIDTH(WIDTH)) mem0(
|
||||||
.clk(`clock), .rst_n(rst), .addr(mem_addr),
|
.clk(`clock), .rst_n(rst_n), .addr(mem_addr),
|
||||||
.data_out(mem_read_data), .read_enable(mem_read_enable),
|
.data_out(mem_read_data), .read_enable(mem_read_enable),
|
||||||
.data_in(mem_write_data), .write_enable(mem_write_enable),
|
.data_in(mem_write_data), .write_enable(mem_write_enable),
|
||||||
.io_enable(io_enable),
|
.io_enable(io_enable),
|
||||||
|
|
@ -89,7 +88,7 @@ module top(
|
||||||
assign fb_wr_en = fb_cs_en && mem_write_enable;
|
assign fb_wr_en = fb_cs_en && mem_write_enable;
|
||||||
assign fb_wr_data = mem_write_data;
|
assign fb_wr_data = mem_write_data;
|
||||||
|
|
||||||
vgafb vgafb0(`clock, pixclk, rst,
|
vgafb vgafb0(`clock, pixclk, rst_n,
|
||||||
mem_addr[3:0], fb_rd_data, fb_wr_data,
|
mem_addr[3:0], fb_rd_data, fb_wr_data,
|
||||||
fb_rd_en, fb_wr_en,
|
fb_rd_en, fb_wr_en,
|
||||||
VGA_HS_O, VGA_VS_O, VGA_R, VGA_G, VGA_B);
|
VGA_HS_O, VGA_VS_O, VGA_R, VGA_G, VGA_B);
|
||||||
|
|
@ -143,7 +142,7 @@ module top(
|
||||||
assign spi_tx_write = spi_cs && mem_write_enable && mem_write_data[8];
|
assign spi_tx_write = spi_cs && mem_write_enable && mem_write_data[8];
|
||||||
assign spi_tx_data = mem_write_data[7:0];
|
assign spi_tx_data = mem_write_data[7:0];
|
||||||
|
|
||||||
sdspi sdspi0(.clk(`clock), .reset(~rst),
|
sdspi sdspi0(.clk(`clock), .reset(~rst_n),
|
||||||
.tx_data(spi_tx_data), .rx_data(spi_rx_data),
|
.tx_data(spi_tx_data), .rx_data(spi_rx_data),
|
||||||
.tx_ready(spi_tx_ready), .tx_empty(spi_tx_empty),
|
.tx_ready(spi_tx_ready), .tx_empty(spi_tx_empty),
|
||||||
.rx_avail(spi_rx_avail), .rx_ovr(spi_rx_ovr),
|
.rx_avail(spi_rx_avail), .rx_ovr(spi_rx_ovr),
|
||||||
|
|
@ -197,7 +196,7 @@ module top(
|
||||||
|
|
||||||
-1;
|
-1;
|
||||||
|
|
||||||
buart #(.CLKFREQ(`clkfreq)) uart0(`clock, rst,
|
buart #(.CLKFREQ(`clkfreq)) uart0(`clock, rst_n,
|
||||||
uart_baud,
|
uart_baud,
|
||||||
uart_txd_in, uart_rxd_out,
|
uart_txd_in, uart_rxd_out,
|
||||||
uart_rx_clear, uart_tx_en,
|
uart_rx_clear, uart_tx_en,
|
||||||
|
|
@ -205,7 +204,7 @@ module top(
|
||||||
uart_tx_data, uart_rx_data);
|
uart_tx_data, uart_rx_data);
|
||||||
|
|
||||||
// CPU -----------------------------------------------------------------
|
// CPU -----------------------------------------------------------------
|
||||||
stackcpu cpu0(.clk(`clock), .rst(rst), .irq(irq),
|
stackcpu cpu0(.clk(`clock), .rst(rst_n), .irq(irq),
|
||||||
.addr(mem_addr),
|
.addr(mem_addr),
|
||||||
.data_in(mem_read_data), .read_enable(mem_read_enable),
|
.data_in(mem_read_data), .read_enable(mem_read_enable),
|
||||||
.data_out(mem_write_data), .write_enable(mem_write_enable),
|
.data_out(mem_write_data), .write_enable(mem_write_enable),
|
||||||
|
|
|
||||||
Loading…
Add table
Add a link
Reference in a new issue